半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf

  • 上传者:加油站
  • 时间:2024/02/21
  • 浏览次数:473
  • 下载次数:32
  • 0人点赞
  • 举报

半导体先进封装专题报告:枕戈待旦,蓄势待发!封测是半导体产业链重要一环:封装技术分为传统封装和先进封装,两种技术之间不存在明确的替代关系。

传统封装:具有性价比高、产品通用性强、使用成本低、应用领域广等优点;

先进封装:主要是采用键合互连并利用封装基板来实现的封装技术,应用先进的设计思路和先进的集成工艺,对芯片进行封 装级重构,并且能有效提升系统高功能密度的封装,主要包括倒装芯片封装、晶圆级封装、2.5D封装、3D封装等。根据Yole 预测,全球先进封装市场规模2026年或达482亿美元,2021-2026年的CAGR约8%,将为全球封测市场贡献主要增量。 先进封装四要素:RDL、TSV、Bump、Wafer

具备其中任意一个要素都可以称为先进封装;其中在先进封装的四要素中,RDL起着XY平面电气延伸的作用,TSV起着Z轴电气 延伸的作用,Bump起着界面互联和应力缓冲的作用,Wafer则作为集成电路的载体以及RDL和TSV的介质和载体。 晶圆级封装:Fan-in & Fan-out & 技术延展

晶圆级封装是指晶圆切割前工艺,所有工艺都是在晶圆上进行加工,晶圆级封装五项基本工艺包括光刻(Photolithography)、 溅射(Sputtering)、电镀(Electroplating)、光刻胶去胶(PR Stripping)和金属刻蚀(Metal Etching)。 2.5D/3D封装:

2.5D封装:集成密度超过2D但达不到3D,先进封装领域特指采用了中介层(interposer)集成方式,中介层目前多采用硅材料 (成熟工艺和高密度互连特性);高密度互联时,TSV几乎是不可缺少的,中介层TSV被称为2.5TSV。

3D封装:指芯片通过TSV直接进行高密度互连,芯片上直接生产的TSV被称为3DTSV。芯片相互靠得很近,延迟会更少,此外互 连长度的缩短,能减少相关寄生效应,使器件以更高频率运行,从而转化为性能改进,并更大程度的降低成本。

1页 / 共52
半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第1页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第2页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第3页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第4页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第5页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第6页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第7页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第8页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第9页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第10页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第11页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第12页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第13页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第14页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第15页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第16页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第17页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第18页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第19页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第20页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第21页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第22页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第23页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第24页 半导体先进封装专题报告:枕戈待旦,蓄势待发!.pdf第25页
  • 格式:pdf
  • 大小:4.2M
  • 页数:52
  • 价格: 5积分
下载 兑换积分
留下你的观点
  • 相关标签
  • 相关专题
热门下载
  • 全部热门
  • 本年热门
  • 本季热门
分享至